用户工具

站点工具


service:techmag:201903_034:14

差别

这里会显示出您选择的修订版和当前版本之间的差别。

到此差别页面的链接

两侧同时换到之前的修订记录 前一修订版
service:techmag:201903_034:14 [2019/06/04 07:45]
-
service:techmag:201903_034:14 [2019/06/04 07:45] (当前版本)
-
行 26: 行 26:
 <WRAP centeralign>​{{:​service:​techmag:​201903_034:​沪深交易所行情时延示意图.png}}</​WRAP>​ <WRAP centeralign>​{{:​service:​techmag:​201903_034:​沪深交易所行情时延示意图.png}}</​WRAP>​
 <WRAP centeralign>​图1-1 沪深交易所行情时延示意图</​WRAP>​ <WRAP centeralign>​图1-1 沪深交易所行情时延示意图</​WRAP>​
-**1.3 千倍的提速效果**+**1.3 千倍的提速效果**\\
   国内证券领域FPGA技术储备基本空白,招商证券硬件行情系统创新地搭建CPU-FPGA异构框架,设计层次分明,高效地发挥FPGA的效能。使用RTL语言开发沪深Level-2解码核心算法,尤其是沪市STEP-FAST解码算法,解码时延低至纳秒级,同时实现超高的处理容量。\\   国内证券领域FPGA技术储备基本空白,招商证券硬件行情系统创新地搭建CPU-FPGA异构框架,设计层次分明,高效地发挥FPGA的效能。使用RTL语言开发沪深Level-2解码核心算法,尤其是沪市STEP-FAST解码算法,解码时延低至纳秒级,同时实现超高的处理容量。\\
   硬件行情系统经过开发阶段的持续优化,通过各项严苛的性能压力测试,实现环回时延低于10微秒,性能提升1000倍。采用FPGA芯片级全流水设计使系统达到超高吞吐率,实测百倍于当前市场全天的行情流量峰值,能够轻松应对牛市的流量冲击。与当前生产主流行情服务系统实时测试对比,显示系统能够实现平均8 ~ 13毫秒不等的提速效果,尤其是面对复杂的沪市FAST编码,更显示了FPGA解码的强大性能。\\   硬件行情系统经过开发阶段的持续优化,通过各项严苛的性能压力测试,实现环回时延低于10微秒,性能提升1000倍。采用FPGA芯片级全流水设计使系统达到超高吞吐率,实测百倍于当前市场全天的行情流量峰值,能够轻松应对牛市的流量冲击。与当前生产主流行情服务系统实时测试对比,显示系统能够实现平均8 ~ 13毫秒不等的提速效果,尤其是面对复杂的沪市FAST编码,更显示了FPGA解码的强大性能。\\
阅读
service/techmag/201903_034/14.txt · 最后更改: 2019/06/04 07:45 由 -